M5STACK -LOGO

M5STACK M5Core2 V1.1 ESP32 Kit de desenvolvemento IoT

M5STACK-M5Core2-V1.1-ESP32 IoT Development-Kit-PRODUCT

Información do produto

Ano 2020
Versión V0.01

Esquema
M5Core2 1.1 é unha placa ESP32 baseada no chip ESP32-D0WDQ6-V3 e presenta unha pantalla TFT de 2 polgadas. A placa está feita de PC+ABC.M5STACK-M5Core2-V1.1-ESP32 IoT Development-Kit-FIG-1

Composición de hardware
Os compoñentes de hardware de CORE2 inclúen

  • Chip ESP32-D0WDQ6-V3
  • Pantalla TFT
  • LED verde
  • Botón
  • Interface GROVE
  • Interface de tipo C a USB
  • Chip de xestión de enerxía
  • Batería

O chip ESP32-D0WDQ6-V3 é un sistema de dobre núcleo con dúas CPUs Harvard Architecture Xtensa LX6. Ten memoria integrada, memoria externa e periféricos situados no bus de datos e/ou no bus de instrucións destas CPU. A asignación de enderezos das dúas CPU é simétrica, agás algunhas pequenas excepcións. Varios periféricos do sistema poden acceder á memoria integrada a través de DMA.

Pantalla TFT
A pantalla TFT é unha pantalla en cor de 2 polgadas impulsada por ILI9342C cunha resolución de 320 x 240. Funciona a un voltage rango de 2.6 ~ 3.3 V e ten un rango de temperatura de traballo de -10 ~ 5 °C.

Chip de xestión de enerxía
O chip de xestión de enerxía utilizado é o AXP192 de X-Powers. Funciona a un volume de entradatage rango de 2.9 V ~ 6.3 V e admite unha corrente de carga de 1.4 A.

Descrición funcional
Este capítulo describe os distintos módulos e funcións do chip ESP32-D0WDQ6-V3.

CPU e memoria
O chip ESP32-D0WDQ6-V3 presenta microprocesadores LX32 de 6 bits de núcleo único/dobre Xtensa cunha velocidade máxima de ata 600 MIPS. A CPU ten 448 KB ROM, 520 KB SRAM e 16 KB SRAM adicional en RTC. Soporta múltiples chips flash/SRAM a través de QSPI.

Descrición do almacenamento

  • O ESP32 admite múltiples flash QSPI externos e memoria estática de acceso aleatorio (SRAM) con cifrado AES baseado en hardware para programas de usuario e protección de datos.
  • O ESP32 accede a QSPI Flash e SRAM externos a través da caché. Pode asignar ata 16 MB de espazo de código Flash externo na CPU, admitindo o acceso de 8, 16 e 32 bits e a execución de código. Tamén pode asignar ata 8 MB de Flash externo e SRAM ao espazo de datos da CPU, admitindo acceso de 8, 16 e 32 bits. O Flash só admite operacións de lectura, mentres que a SRAM admite operacións de lectura e escritura.

DESCRICIÓN PIN

INTERFAZ USB
Configuración M5CAMREA Interface USB tipo C, compatible con protocolo de comunicación estándar USB2.0.M5STACK-M5Core2-V1.1-ESP32 IoT Development-Kit-FIG-2
INTERFAZ GROVE
Paso eliminado de 4p de interfaces M2.0CAMREA GROVE de 5 mm, cableado interno e GND, 5V, GPIO32, GPIO33 conectados.M5STACK-M5Core2-V1.1-ESP32 IoT Development-Kit-FIG-3

 DESCRICIÓN FUNCIONAL

Este capítulo describe varios módulos e funcións ESP32-D0WDQ6-V3.

CPU E MEMORIA
Microprocesador(s) Xtensa de 32 bits LX6 de núcleo único/dual, hasta 600 MIPS (200 MIPS para ESP32-S0WD/ESP32-U4WDH, 400 MIPS para ESP32-D2WD)

  • ROM de 448 KB
  • 520 KB SRAM
  • 16 KB SRAM en RTC
  • QSPI admite múltiples chips flash/SRAM

DESCRICIÓN DO ALMACENAMENTO

Flash externo e SRAM
ESP32 admite múltiples flash QSPI externos e memoria estática de acceso aleatorio (SRAM), con cifrado AES baseado en hardware para protexer os programas e datos do usuario.

  • ESP32 accede a flash QSPI externo e SRAM mediante a memoria caché. Ata 16 MB de espazo de código Flash externo está asignado á CPU, admite acceso de 8 bits, 16 bits e 32 bits e pode executar código.
  • Ata 8 MB de Flash externo e SRAM asignados ao espazo de datos da CPU, soporte para acceso de 8, 16 e 32 bits. Flash só admite operacións de lectura, SRAM admite operacións de lectura e escritura.

CRISTAL
Oscilador de cristal externo de 2 MHz ~ 60 MHz (40 MHz só para a funcionalidade Wi-Fi/BT)

XESTIÓN RTC E BAIXO CONSUMO DE ENERXÍA
O ESP32 utiliza técnicas avanzadas de xestión de enerxía que poden cambiarse entre diferentes modos de aforro de enerxía. (Ver táboa 5).

Modo de aforro de enerxía

  • Modo activo: o chip RF está funcionando. O chip pode recibir e transmitir un sinal sonoro.
  • Modo de suspensión do módem: a CPU pode executarse, o reloxo pode estar configurado. Banda base Wi-Fi/Bluetooth e RF
  • Modo de suspensión lixeira: CPU suspendida. Funcionamento do coprocesador RTC e memoria e periféricos ULP. Calquera evento de espertar (MAC, host, temporizador RTC ou interrupción externa) activará o chip.
  • Modo de sono profundo: só a memoria RTC e os periféricos en estado de funcionamento. Datos de conectividade Wi-Fi e Bluetooth almacenados no RTC. O coprocesador ULP pode funcionar.
  • Modo de hibernación: o oscilador de 8 MHz e un coprocesador ULP integrado están desactivados. A memoria RTC para restaurar a fonte de alimentación está cortada. Só un temporizador de reloxo RTC situado no reloxo lento e algúns GPIO RTC funcionando. O reloxo RTC ou o temporizador RTC pode activarse desde o modo de hibernación GPIO.

Modo de sono profundo

  • Modo de suspensión relacionado: o modo de aforro de enerxía cambia entre o modo Activo, Modo de suspensión de módem e Modo de suspensión lixeiro. CPU, Wi-Fi, Bluetooth e intervalo de tempo preestablecido de radio para ser espertado, para garantir a conexión Wi-Fi / Bluetooth.
  • Métodos de monitorización de sensores de ultra baixa potencia: o sistema principal é o modo de sono profundo, o coprocesador ULP ábrese ou péchase periodicamente para medir os datos do sensor. O sensor mide datos, o coprocesador ULP decide se activa o sistema principal.

Funcións en diferentes modos de consumo de enerxía: TÁBOA 5

M5STACK-M5Core2-V1.1-ESP32 IoT Development-Kit-FIG-9

Calquera Cambio ou modificación non aprobado expresamente pola parte responsable do cumprimento pode anular a autoridade do usuario para operar o equipo. Este dispositivo cumpre coa parte 15 das normas da FCC. O funcionamento está suxeito ás dúas condicións seguintes

  1. Este dispositivo pode non causar interferencias prexudiciais e
  2.  Este dispositivo debe aceptar calquera interferencia recibida, incluídas as que poidan causar un funcionamento non desexado.

Nota

  • Este equipo foi probado e comprobouse que cumpre cos límites para un dispositivo dixital de Clase B, segundo a parte 15 das normas da FCC. Estes límites están deseñados para proporcionar unha protección razoable contra interferencias daniñas nunha instalación residencial.
  • Este equipo xera, usa e pode irradiar enerxía de radiofrecuencia e, se non se instala e se usa de acordo coas instrucións, pode causar interferencias prexudiciais nas comunicacións por radio. Non obstante, non hai garantía de que non se produzan interferencias nunha determinada instalación.
  • Se este equipo causa interferencias daniñas na recepción de radio ou televisión, o que se pode determinar apagando e acendo o equipo, recoméndase ao usuario que intente corrixir a interferencia mediante unha ou máis das seguintes medidas.
    • Reorienta ou reubica a antena receptora.
    • Aumentar a separación entre o equipo e o receptor.
    • Conecte o equipo a unha toma dun circuíto diferente ao que está conectado o receptor.
    • Consulte ao distribuidor ou a un técnico experimentado de radio/TV para obter axuda.
  • Este equipo cumpre cos límites de exposición á radiación da FCC establecidos para un ambiente incontrolado. Este equipo debe instalarse e utilizarse cunha distancia mínima de 20 cm entre o radiador e o seu corpo.

Configurar WIFI
UIFlow ofrece tanto offl.ine como web verdade do programador. Ao usar o web versión, necesitamos configurar unha conexión WiFi para o dispositivo. A continuación descríbense dúas formas de configurar a conexión \Vlfi para o dispositivo (configuración de Bum e configuración do punto de acceso AP).

Configuración de gravación WiFi{recomendo)
IOU!Flow-1.5.4 e as versións anteriores poden escribir WiFi inlormat1on directamente a través de M5Burner .M5STACK-M5Core2-V1.1-ESP32 IoT Development-Kit-FIG-4

Configuración do punto de acceso WiFi

  1. Prema e manteña o botón de acendido da esquerda para acender a máquina. Se W1FI non está configurado, o sistema entrará automaticamente no modo de configuración da rede cando estea activado por primeira vez. Supoña que quere volver a entrar no modo de configuración da rede despois de executar outros programas. podes consultar a operación a continuación. Se o logotipo de UIFlow aparece ao inicio, fai clic rapidamente no botón Inicio (botón central MS) para entrar na páxina de configuración. Preme o botón do lado dereito da fuselaxe para cambiar a opción a Configuración e preme o botón Inicio para confirmar. Preme o botón dereito para cambiar a opción a Configuración WIFI, preme o botón Inicio para confirmar e inicia a configuración. M5STACK-M5Core2-V1.1-ESP32 IoT Development-Kit-FIG-5
  2. Despois de conectarse correctamente ao punto de acceso co seu teléfono móbil, abra o navegador do teléfono móbil para escanear o código QR na pantalla ou acceder directamente ao 192.188.4.1. entra na páxina para cubrir a túa información WIFI persoal. e faga clic en Configurar para gravar a súa información WiFi. O dispositivo reiniciarase automaticamente despois de configurar correctamente e entrar no modo de programación.

Nota: Non se permiten caracteres especiais como "espazo" no formato W,Fi 1rt10n configurado.M5STACK-M5Core2-V1.1-ESP32 IoT Development-Kit-FIG-6

Descrición da función BLEUART 
Establece a conexión Bluetooth e activa o servizo de paso Bluetooth.M5STACK-M5Core2-V1.1-ESP32 IoT Development-Kit-FIG-7

Instrucións
Conexión gastrough Bluetooth e LED de control scad co/offM5STACK-M5Core2-V1.1-ESP32 IoT Development-Kit-FIG-8

Documentos/Recursos

M5STACK M5Core2 V1.1 ESP32 Kit de desenvolvemento IoT [pdfManual do propietario
M5CORE2V11, 2AN3WM5CORE2V11, M5Core2 V1.1 ESP32 IoT Development Kit, M5Core2 V1.1, ESP32 IoT Development Kit, IoT Development Kit

Referencias

Deixa un comentario

O teu enderezo de correo electrónico non será publicado. Os campos obrigatorios están marcados *